Please use this identifier to cite or link to this item: http://hdl.handle.net/10773/15442
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorNavarro, Antóniopt
dc.contributor.advisorAlves, Luís Filipe Mesquita Nero Moreirapt
dc.contributor.authorNalluri, Purnachandpt
dc.date.accessioned2016-04-13T15:48:06Z-
dc.date.available2016-04-13T15:48:06Z-
dc.date.issued2016-
dc.identifier.urihttp://hdl.handle.net/10773/15442-
dc.descriptionDoutoramento em Engenharia Eletrotécnicapt
dc.description.abstractVideo coding has been used in applications like video surveillance, video conferencing, video streaming, video broadcasting and video storage. In a typical video coding standard, many algorithms are combined to compress a video. However, one of those algorithms, the motion estimation is the most complex task. Hence, it is necessary to implement this task in real time by using appropriate VLSI architectures. This thesis proposes a new fast motion estimation algorithm and its implementation in real time. The results show that the proposed algorithm and its motion estimation hardware architecture out performs the state of the art. The proposed architecture operates at a maximum operating frequency of 241.6 MHz and is able to process 1080p@60Hz with all possible variables block sizes specified in HEVC standard as well as with motion vector search range of up to ±64 pixels.pt
dc.description.abstractA codificação de vídeo tem sido usada em aplicações tais como, vídeovigilância, vídeo-conferência, video streaming e armazenamento de vídeo. Numa norma de codificação de vídeo, diversos algoritmos são combinados para comprimir o vídeo. Contudo, um desses algoritmos, a estimação de movimento é a tarefa mais complexa. Por isso, é necessário implementar esta tarefa em tempo real usando arquiteturas de hardware apropriadas. Esta tese propõe um algoritmo de estimação de movimento rápido bem como a sua implementação em tempo real. Os resultados mostram que o algoritmo e a arquitetura de hardware propostos têm melhor desempenho que os existentes. A arquitetura proposta opera a uma frequência máxima de 241.6 MHz e é capaz de processar imagens de resolução 1080p@60Hz, com todos os tamanhos de blocos especificados na norma HEVC, bem como um domínio de pesquisa de vetores de movimento até ±64 pixels.pt
dc.language.isoengpt
dc.publisherUniversidade de Aveiropt
dc.relationinfo:eu-repo/grantAgreement/FCT/SFRH/SFRH%2FBD%2F73266%2F2010/PTpt
dc.rightsopenAccesspor
dc.subjectEngenharia electrotécnicapt
dc.subjectVídeo digitalpt
dc.subjectCodificação de imagempt
dc.subjectCompressão de imagempt
dc.subjectMovimento - Estimaçãopt
dc.subjectAlgoritmospt
dc.subjectArquitectura de computadorespt
dc.subjectFPGA (Field programmable gate arrays)pt
dc.subject.otherVideo Codingpt
dc.subject.otherHEVC standardpt
dc.subject.otherMotion Estimationpt
dc.subject.otherVLSI Architecturept
dc.subject.otherFPGApt
dc.titleA fast motion estimation algorithm and its VLSI architecture for high efficiency video codingpt
dc.title.alternativeAlgoritmo de estimação de movimento e sua arquitetura de hardware para HEVCpt
dc.typedoctoralThesispt
thesis.degree.leveldoutoramentopt
thesis.degree.grantorUniversidade de Aveiropt
dc.identifier.tid101422750-
Appears in Collections:UA - Teses de doutoramento
DETI - Teses de doutoramento

Files in This Item:
File Description SizeFormat 
thesis_Purnachand_Nalluri_52295.pdf5.04 MBAdobe PDFView/Open


FacebookTwitterLinkedIn
Formato BibTex MendeleyEndnote Degois 

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.