Please use this identifier to cite or link to this item: http://hdl.handle.net/10773/29637
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorOliveira, Arnaldo Silva Rodrigues dept_PT
dc.contributor.authorCoutinho, Fábio Daniel Lopespt_PT
dc.date.accessioned2020-10-29T15:50:03Z-
dc.date.available2020-10-29T15:50:03Z-
dc.date.issued2019-07-
dc.identifier.urihttp://hdl.handle.net/10773/29637-
dc.description.abstractWith the constant evolution of the communication systems, the 5G is rapidly becoming a necessity and a reality. In this sense, three scenarios were established, Enhanced Mobile Broadband (eMBB), Ultra Reliable Low Latency Communications (URLLC) and massive Machine Type Communications (mMTC), being this scenarios the base for the study and development of this new communication system. For that, 3GPP specify the radio access network (RAN) division, passing from the traditional eNB (Long Term Evolution) to the Central Unit (CU) and the Distributed Unit (DU) (New Radio), making it more flexible. Conventionally, the processing functions (L1,L2 and L3) are co-located in the Base Band Unit (BBU), making the data rates in the fronthaul too high for 5G scenarios. This dissertation focus on the Uplink chain implementation of the 5th Generation NR DU, being that the DU will be composed by processing functions from the BBU, more concretely by a reception chain of the Cyclic Prefix Orthogonal Frequency Division Multiplexing (split 7.1), in order to decrease the data rates in the fronthaul. For that, a previous study about the physical layer (PHY) and the synchronization procedures was done, followed by the Matlab implementation. For reception chain implementation, a tool used that synthesizes Simulink models in VHSIC Hardware Description Language (VHDL) code, the HDL Coder. After testbench simulation, it was performed the validation in the Field Programmable Gate Array (FPGA).pt_PT
dc.description.abstractCom a constante evolução dos sistemas de comunicação, o 5G está rapidamente a tornar-se numa necessidade e uma realidade. Nesse sentido, três cenários de comunicação foram estabelecidos, Enhanced Mobile Broadband (eMBB), Ultra Reliable Low Latency Communications (URLLC) e massive Machine Type Communications (mMTC), sendo a base do estudo e desenvolvimento deste novo sistema de comunicação. Para tal, a 3GPP especificou a divisão da arquitetura rádio de acesso à rede (RAN), passando do tradicional eNB (Long Term Evolution) para Central Unit (CU) e Distributed Unit (DU) (New Radio), tornando-a assim mais flexível. Convencionalmente, as funções de processamento (L1, L2 e L3) estão co-localizadas na Base Band Unit (BBU), fazendo com que as taxas de transferências no fronthaul sejam demasiado elevadas para cenários 5G. Esta dissertação foca-se na implementação da cadeia de receção Uplink de uma DU 5th Generation NR, sendo que a DU será composta por funções de processamento provenientes da BBU, mais concretamente por uma cadeia de receção Cyclic Prefix Orthogonal Frequency Division Multiplexing (split 7.1), de modo a obter taxas de transferência mais baixas no fronthaul. Para tal, um estudo prévio sobre a camada física (PHY) foi realizado assim como os procedimentos de sincronização, seguidos da modulação em Matlab. Para implementação da cadeia de receção, foi usada uma ferramenta que sintetiza modelos Simulink em código VHSIC Hardware Description Language (VHDL), o HDL Coder. Após simulação em testbench, foi feita a validação numa Field Programmable Gate Array (FPGA).pt_PT
dc.language.isoengpt_PT
dc.relationPOCI-01-0247-FEDER-024539pt_PT
dc.rightsopenAccesspt_PT
dc.rights.urihttps://creativecommons.org/licenses/by/4.0/pt_PT
dc.subject5Gpt_PT
dc.subject5G NRpt_PT
dc.subjecteMBBpt_PT
dc.subjectURLLCpt_PT
dc.subjectmMTCpt_PT
dc.subjectRANpt_PT
dc.subjectOFDMpt_PT
dc.subjectPHYpt_PT
dc.subjectFPGApt_PT
dc.titleFPGA implementation of a 5G-NR DU Rx Uplink chainpt_PT
dc.title.alternativeImplementação em FPGA da cadeia Rx Uplink de uma DU 5G-NRpt_PT
dc.typemasterThesispt_PT
thesis.degree.grantorUniversidade de Aveiropt_PT
dc.description.masterMestrado em Engenharia Eletrónica e Telecomunicaçõespt_PT
Appears in Collections:UA - Dissertações de mestrado
DETI - Dissertações de mestrado

Files in This Item:
File Description SizeFormat 
Documento_Fabio_Coutinho.pdf6.98 MBAdobe PDFView/Open


FacebookTwitterLinkedIn
Formato BibTex MendeleyEndnote Degois 

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.