Please use this identifier to cite or link to this item: http://hdl.handle.net/10773/2078
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorAlves, Luís Filipe Mesquita Nero Moreirapor
dc.contributor.advisorMartins, Ernesto Fernando Venturapor
dc.contributor.authorPires, Sérgio Miguel do Valepor
dc.coverage.spatialAveiropor
dc.date.accessioned2011-04-19T13:52:07Z-
dc.date.available2011-04-19T13:52:07Z-
dc.date.issued2009por
dc.identifier.urihttp://hdl.handle.net/10773/2078-
dc.descriptionMestrado em Engenharia Electrónica e Telecomunicaçõespor
dc.description.abstractO inversor CMOS tem um importante papel no desenho de circuitos digitais. As várias portas/circuitos lógicos CMOS são construídas com base em inversores de referência. O inversor CMOS é optimizado de maneira a que haja um equilíbrio entre os seus tempos de propagação. Factores como o dimensionamento dos transístores, capacidades de carga, capacidade de Miller, scaling ou efeitos de segunda ordem podem causar desequilíbrios nos tempos de propagação. Nesta dissertação pretende-se estudar o efeito que a capacidade de carga, a capacidade de Miller e a alteração das dimensões físicas dos transístores tem neste desequilíbrio. ABSTRACT: The CMOS inverter plays an important in digital circuits design. Several logic CMOS gates/circuits are built based on reference inverters. The CMOS inverter is optimized in a way that there is a balance between its propagation times. Factors such as transistors dimensions, load capacities, Miller effect, scaling or second order effects may cause imbalance in propagation times. This dissertation intends to study the effect that load capacity, Miller effect and changing physical dimensions of the transistors have in this imbalance.por
dc.language.isoporpor
dc.publisherUniversidade de Aveiropor
dc.relation.urihttp://opac.ua.pt/F?func=find-b&find_code=SYS&request=000233981por
dc.rightsopenAccesspor
dc.subjectEngenharia electrónicapor
dc.subjectCircuitos electrónicospor
dc.subjectElectrónica digitalpor
dc.subjectTransístorespor
dc.subjectSemicondutorespor
dc.titleImpacto do scaling da tecnologia CMOS no desenho de circuitos digitaispor
dc.typemasterThesispor
thesis.degree.levelMestradopor
thesis.degree.grantorUniversidade de Aveiropor
Appears in Collections:UA - Dissertações de mestrado
DETI - Dissertações de mestrado

Files in This Item:
File Description SizeFormat 
2010000725.pdf1.12 MBAdobe PDFView/Open


FacebookTwitterLinkedIn
Formato BibTex MendeleyEndnote Degois 

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.