Please use this identifier to cite or link to this item: http://hdl.handle.net/10773/2016
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorFontes, Francisco Manuel Marquespor
dc.contributor.authorPascoal, Vítor Rogério Gomes Pardal de Oliveirapor
dc.coverage.spatialAveiropor
dc.date.accessioned2011-04-19T13:51:05Z-
dc.date.available2011-04-19T13:51:05Z-
dc.date.issued2008por
dc.identifier.urihttp://hdl.handle.net/10773/2016-
dc.descriptionMestrado em Engenharia Electrónica e Telecomunicaçõespor
dc.description.abstractO presente trabalho pretende mostrar o que foi estudado e implementado a cerca de um API proposta para configurar as funcionalidades L2/L3 numa FPGA. Essas funcionalidades devem ser controladas e configuradas a partir de um processador. A comunicação entre o processador e a FPGA deve ser feita por intermédio de uma porta via Gigabit Ethernet. Foi então implementada em linguagem C de programação uma dummy da FPGA, para simular a comunicação entre a API e uma FPGA, bem como verificar se os mecanismos implementados na FPGA, partindo de vários pressupostos funcionam correctamente. Foram implementados os mecanismos de hub, switch e o protocolo de VLANs referente à camada 2 do Modelo OSI. ABSTRACT: This work shows what was studied and implemented about configuring a FPGA with the specifications of L2/L3 using an API. These specifications must be configured and controlled by a processor. The communication between the processor and the FPGA must be done over Gigabit Ethernet. Using programming language C, it was done a FPGA dummy to simulate the communication between the API and FPGA and also to test the implemented mechanisms on the FPGA dummy. The implementation of this work includes hubbing and switching mechanisms, and also the related VLAN protocol that runs over the switching mechanism.por
dc.language.isoporpor
dc.publisherUniversidade de Aveiropor
dc.relation.urihttp://opac.ua.pt/F?func=find-b&find_code=SYS&request=000227784por
dc.rightsopenAccesspor
dc.subjectEngenharia electrónicapor
dc.subjectProcessadores programáveispor
dc.subjectCampo lógico programávelpor
dc.subjectEthernetpor
dc.subjectRedes locaispor
dc.titleDefinição de mecanismos para comunicação entre processadores e FPGAspor
dc.typemasterThesispor
thesis.degree.levelMestradopor
thesis.degree.grantorUniversidade de Aveiropor
Appears in Collections:UA - Dissertações de mestrado
DETI - Dissertações de mestrado

Files in This Item:
File Description SizeFormat 
2009000922.pdf2.43 MBAdobe PDFView/Open


FacebookTwitterLinkedIn
Formato BibTex MendeleyEndnote Degois 

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.