DSpace
 
  Repositório Institucional da Universidade de Aveiro > Departamento de Electrónica, Telecomunicações e Informática > DETI - Dissertações de mestrado >
 A low-noise CMOS amplifier for medical imaging
Please use this identifier to cite or link to this item http://hdl.handle.net/10773/4394

title: A low-noise CMOS amplifier for medical imaging
other titles: Amplificador CMOS de baixo ruído para imagiologia médica
authors: Rolo, Manuel Dionísio da Rocha
advisors: Alves, Luís Filipe Mesquita Nero Moreira
Martins, Ernesto Ventura
keywords: Engenharia electrónica
Electrónica biomédica
Tomografia axial computorizada: Aplicações em medicina
Contadores nucleares
Mamografia
Semicondutores de óxidos metálicos
issue date: 2010
publisher: Universidade de Aveiro
abstract: A presente dissertação aborda o projecto de um frontend analógico integrado para sincronização e amplificação de sinais produzidos por um fotomultiplicador de silício. A solução proposta pretende possibilitar medidas de tempo com resoluções na ordem dos picosegundos, para implementação em equipamentos compactos dedicados à Tomografia por Emissão de Positrões, com capacidade para medida do tempo de voo de fotões (TOFPET). O canal de frontend completo foi implementado em tecnologia CMOS 130nm, e compreende blocos de préamplificação, integração de carga, equilíbrio dinâmico do ponto de operação, bem como circuitos geradores de correntes de referência, para uma área total em silício de 500x90 μm. A discussão de resultados é baseada em simulações póslayout, e as linhas de investigação futuras são propostas.

An analogue CMOS frontend for triggering and amplification of signals produced by a silicon photomultiplier (SiPM) is proposed. The solution intends to achieve picosecond resolution timing measurements for compact timeofflight Positron Emission Tomography (TOFPET) medical imaging equipments. A 130nm technology was used to implement such frontend, and the design includes preamplification, shaping, baseline holder and biasing circuitry, for a total silicon area of 500x90 μm. Postlayout simulation results are discussed, and ways to optimize the design are proposed.
description: Mestrado em Engenharia Electrónica e Telecomunicações
URI: http://hdl.handle.net/10773/4394
appears in collectionsDETI - Dissertações de mestrado
UA - Dissertações de mestrado

files in this item

file description sizeformat
ROLO_mscUA_v1.pdf6.15 MBAdobe PDFview/open
statistics

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.

 

Valid XHTML 1.0! RCAAP OpenAIRE DeGóis
ria-repositorio@ua.pt - Copyright ©   Universidade de Aveiro - RIA Statistics - Powered by MIT's DSpace software, Version 1.6.2